Asanović, Krste: Instruction Sets Should be Free. U.C. Berkeley Technical Reports . Regents of the University of California. (Hozzáférés: 2016. november 15.)
[Geelnard]: Three fundamental flaws of SIMD ISA:s (angol nyelven). Bits'n'Bites, 2021. augusztus 9. (Hozzáférés: 2022. május 28.) „specifically, I refer to non-predicated packed SIMD ISA:s, konkrétan a predikátum nélküli pakolt SIMD utasításkészletek”
Manners, David: Codasip and UltraSoC Combine on RISC-V. Electronics Weekly . Metropolis International Group, Ltd., 2016. november 23. (Hozzáférés: 2016. november 23.)
A Complete 16-bit RVC. Google Groups . RISC-V Foundation. (Hozzáférés: 2019. július 18.)
Brussee, Rogier: Proposal: Xcondensed, [a ... Compact ... 16 bit standalone G-ISA]. RISC-V ISA Mail Server . Google Groups. (Hozzáférés: 2016. november 10.)
Improved Xcondensed. Google Groups . RISC-V Foundation. (Hozzáférés: 2019. július 18.)
Contributors. riscv.org . Regents of the University of California. [2018. szeptember 7-i dátummal az eredetiből archiválva]. (Hozzáférés: 2014. augusztus 25.)
Rocket Core Generator. RISC-V . Regents of the University of California. [2014. szeptember 26-i dátummal az eredetiből archiválva]. (Hozzáférés: 2014. október 1.)
Andrew Waterman, Krste Asanović, SiFive Inc.: The RISC-V Instruction Set Manual Volume I: User-Level ISA. riscv.org . University of California, Berkeley. (Hozzáférés: 2022. május 30.) „The AUIPC instruction ... The current PC can be obtained by setting the U-immediate to 0.”
VEGA MICROPROCESSORS. Vega Processor - CDAC , 2021. július 9. [2022. május 10-i dátummal az eredetiből archiválva]. (Hozzáférés: 2021. július 9.)
web.archive.org
Contributors. riscv.org . Regents of the University of California. [2018. szeptember 7-i dátummal az eredetiből archiválva]. (Hozzáférés: 2014. augusztus 25.)
Rocket Core Generator. RISC-V . Regents of the University of California. [2014. szeptember 26-i dátummal az eredetiből archiválva]. (Hozzáférés: 2014. október 1.)