Lendino, JamieMeet the new world’s fastest supercomputer: China’s TaihuLight (неопр.). Extremetech (20 июня 2016). — «"The TOP500 report said that the chip also lacks any traditional L1-L2-L3 cache, and instead has 12KB of instruction cache and 64KB “local scratchpad” that works sort of like an L1 cache."». Дата обращения: 21 июня 2016. Архивировано 21 июня 2016 года.
hpcwire.com
Trader, TiffanyChina Debuts 93-Petaflops ‘Sunway’ with Homegrown Processors (неопр.). HPC Wire (19 июня 2016). — «Each core of the CPE has a single floating point pipeline that can perform 8 flops per cycle per core (64-bit floating point arithmetic) and the MPE has a dual pipeline each of which can perform 8 flops per cycle per pipeline (64-bit floating point arithmetic)». Дата обращения: 21 июня 2016. Архивировано 21 июня 2016 года.
Trader, TiffanyChina Debuts 93-Petaflops ‘Sunway’ with Homegrown Processors (неопр.). HPC Wire (19 июня 2016). — «Each core of the CPE has a single floating point pipeline that can perform 8 flops per cycle per core (64-bit floating point arithmetic) and the MPE has a dual pipeline each of which can perform 8 flops per cycle per pipeline (64-bit floating point arithmetic)». Дата обращения: 21 июня 2016. Архивировано 21 июня 2016 года.
Lendino, JamieMeet the new world’s fastest supercomputer: China’s TaihuLight (неопр.). Extremetech (20 июня 2016). — «"The TOP500 report said that the chip also lacks any traditional L1-L2-L3 cache, and instead has 12KB of instruction cache and 64KB “local scratchpad” that works sort of like an L1 cache."». Дата обращения: 21 июня 2016. Архивировано 21 июня 2016 года.